ASML光刻机 – 庄闲棋牌官网官方版 -199IT //www.otias-ub.com 发现数据的价值-199IT Thu, 27 Apr 2023 13:30:15 +0000 zh-CN hourly 1 https://wordpress.org/?v=5.4.2 ASML:2023年Q1中国企业贡献了ASML 22%的营收 成熟工艺光刻机的订单占了30%左右 //www.otias-ub.com/archives/1594609.html Thu, 27 Apr 2023 13:30:15 +0000 //www.otias-ub.com/?p=1594609 近日消息息,荷兰ASML公司是全球唯一能量产EUV光刻机的公司,同时也是成熟工艺所需的DUV光刻机的主要供应商,该公司近年来面临一些出口限制,但CEO喊话称不会放弃中国市场,还要继续卖。

ASML CEO Peter Wennink日前在采访中谈到了美国芯片补贴法案及半导体行业发展的情况,他指出美国及欧洲的大量补贴可能会加剧行业的波动性,无法立刻消化新增的产能,从而导致行业不断重复短缺或者过剩的危机。

至于中国市场,Wennink认为在欧美限制的情况下,中国公司会开发自己的替代技术,这很正常,但中国是全球最大的科技市场,ASML公司不能放弃,还是要获得中国市场准入权。

他指出,中国大陆地区是仅次于中国台湾、韩国的第三大市场,而且本土芯片工厂还在大量建设中,与ASML合作对双方来说都是非常重要的。

至于国内的市场,ASML最新财报显示中国企业贡献了ASML一季度22%的营收,成熟工艺光刻机的订单占了30%左右,比去年底提升10%,而且今年对电动车及成熟工艺的需求还会提升,需求更加强劲。

自 快科技

]]>
AMoneyDJ:2024年ASML的订单受台积电缩减资本支出影响 同比恐遭削减逾40% //www.otias-ub.com/archives/1588956.html Mon, 17 Apr 2023 11:30:04 +0000 //www.otias-ub.com/?p=1588956 近日消息,自去年下半年以来,半导体市场需求持续下滑,今年一季度复苏也不及预期,各大存储芯片厂商纷纷减产及削减资本支出,近期晶圆代工龙头厂商台积电也传出扩产放缓及削减资本支出的消息,这也直接影响到了对于上游半导体设备的需求。

据MoneyDJ报道,最新的传闻显示,受台积电缩减资本支出影响,荷兰光刻机大厂ASML也遭遇了大幅砍单,其2024年的订单同比恐遭削减逾40%。

虽然该报道并未明确是台积电对ASML 2024年设备的采购金额缩减了40%,还是ASML 2024年整体的订单被砍了40%,但从整体报道来看,似乎指的是前者。

另有报道称,是台积电对于ASML的2024年的EUV光刻机的采购量砍去(或延后)了40%。

对此传闻,业界观点不一。不过,可以肯定是,ASML的 EUV 产能目前仍严重不足,一直处于供不应求当中,头部的晶圆大厂都在排队等交货,台积电不会一下子砍去了40%的EUV光刻机订单。

当然,受全球半导体景气度下滑影响,晶圆大厂纷纷削减资本支出,叠加荷兰对于ASML设备出口管制的影响,ASML的订单整体上确实会受到一定的影响,但整体上应该也不会造成其40%订单被砍,这样的比例似乎是有些夸张。

存储晶圆厂纷纷缩减资本支出:SK海力士砍了50%,美光砍了40%

根据国际半导体产业协会(SEMI)公布的最新“全球半导体设备市场报告”显示,2022年全球半导体制造设备销售金额达1,076亿美元,较2021年1,026亿美元成长5%,再创历史新高。

但是2023年半导体设备市场却并不乐观,SEMI认为,受芯片需求减与库存较高拖累,2023年半导体设备市场将同比下滑22%。

资料显示,自去年以来,受消费电子市场持续疲软影响,存储芯片市场也持续处于供应过剩、价格持续下跌的状态。

根据CFM闪存市场数据显示,2022年NAND Flash市场综合价格指数下跌41%,DRAM市场综合价格指数下跌35%。在此背景之下,存储晶圆厂率先开启了减产、削减资本支出模式。

为应对存储市场的下滑,早在2022年9月底,日本NAND Flash大厂铠侠就率先宣布,从2022年10月开始,将其日本四日市和北上NANA Flash晶圆厂的生产量减少约30%;

随后,美光也宣布将其DRAM 和 NAND 晶圆产量减少约20%(与截至9月1日的2022 财年第四季度相比),并且美光在今年年初还宣布将其2023财年资本支出扩大缩减至40%,将至70-75亿美元;

SK海力士由于存储业务业绩的下滑,宣布将2023年的资本支出削减50%;

三星在今年1月底就宣布了将2023年的半导体设备投资 (CAPEX) 同比减少18%至约32万亿韩元,由于一季度半导体市场恢复不及预期,三星也开始加入了对存储芯片减产的行列,此举或将导致三星加大对于半导体设备投资的削减规模。

逻辑晶圆厂也将削减资本支出,台积电或砍12%

除了存储芯片厂商纷纷削减资本支出之外,头部的晶圆代工大厂也即将开始削减资本支出规模。

据台湾媒体报道,受全球半导体复苏不及预期的影响,晶圆代工龙头大厂台积电高雄、南科、中科与竹科都传出扩产计划放缓、产能重新调配的消息。

其中,台积电高雄厂更是被传出“计划采购的用于28nm制程生产的机台清单全数取消”。

台积电的财报也显示,其3月营收环比下滑了10.9%,同比也下滑了15.4%。一季度的营收虽然保持了3.6%的增长,但是低于台积电此前给出介于167亿到175亿美元的指引下限。

摩根士丹利日前还下调了台积电第二季度的营收预期,认为台积电二季度营收将环比下滑5~9%,此前预期是环比下滑4%。

另外,因为手机等终端市场需求持续低迷,美系外资也看淡台积电5nm及7nm接单状况,并将其下半年5nm产能利用率的预估值,由此前预期的90%至92%,大幅调降至75%;7nm方面,今年上半年的产能利用率将为45%至50%、下半年产能利用率仅55%。

这些变化恐怕也是导致台积电放缓扩产步伐,并顺势调降资本支出的原因。

台积电在今年1月的法说会上预期,今年资本支出约320亿美元至360亿美元,低于2022年的363亿美元,为近八年来首次年度资本支出呈现下滑态势。台积电当时强调,公司持续投入研发,估计今年研发费用将约增加20%。

但据业界人士透露,扣除台积电海外厂区专案投资,综合近期客户群需求变化、库存调整比预期剧烈,以及总经状况恶化等因素干扰下,台积电或将今年资本支出调降至280亿美元至320亿美元。保守情况恐将下探至280亿美元,减幅超过12%,将退回至2021年的水准。

除了台积电之外,联电此前也表示,在 2023 年全球经济疲软情况下,客户的库存天数高于正常水准,订单能见度偏低,联电预计第一季将充满多重挑战。

为应对当前的景气低迷,联电已进行严格的成本控管措施,并尽可能推迟部份资本支出。

受PC市场需求大幅下滑,英特尔的业绩也遭遇了大跌。

为此,英特尔在公布2022年第三季度财报时,宣布了成本削减及销率提升计划,预计到2025年最多削减100亿美元的运营成本。

不仅暂停以色列和美国俄勒冈州希尔斯伯勒研发中心、停止网络和边缘业务(NEX)投资、拆分加速计算和图形部门(AXG)、计划将与笔记本电脑业务相关的5G基带技术出售,还放缓了美国俄亥俄州晶圆厂的建设,推迟了德国晶圆厂的兴建计划。

此举也意味着,英特尔对于半导体设备的投资也将同步放缓。

由于半导体市场需求下滑,去年12月,晶圆代工大厂格芯也宣布了全球将裁员800人的计划,同时格芯也正在制定控制成本计划,希望每年降低2亿美元运营费用。

虽然格芯并未透露是否会下调今年的资本支出,但很可能会跟随台积电等头部厂商的脚步。

中芯国际逆势扩产

值得一提的是,台积电等晶圆大厂在2022年缩减资本支持,并纷纷削减2023年资本支出的同时,中芯国际却在持续扩大资本支出,希望通过逆周期投资,扩大市场份额。

比如,台积电2022年原本的资本支出规划是400亿美元,但最终实际的支出缩减到了360亿美元;联电2022年的资本支出计划是36亿美元,最终落实的也只有30亿美元;格芯2022年资本支出原计划是40亿美元,之后也下修到了30亿美元-33亿美元。

相比之下,中芯国际的资本支出却在持续增长。2022年中芯国际规划的资本支出金额约为50亿美元,但最终的实际支出达到了约66亿美元(以人民币计约为432亿元)。

财报显示,2022年底,中芯国际折合8英寸月产能达到71.4万片, 全年产能利用率为 92%。

截至2022 年底,中芯深圳进入投产阶段,中芯京城进入 试生产阶段,中芯临港完成主体结构封顶,中芯西青开始土建。中芯京城因瓶颈设备交付延迟,量产时间预计推迟一到两个季度。

需要指出的是,由于2022年半导体市场需求下滑,中芯国际的库存量也达到了516,724片约当8吋晶圆,相比2021年大幅增长了395.1%。

对此,中芯国际表示,库存量比上年增长的原因主要是生产备货。

即便如此,对于2023年的资本支出,中芯国际并未削减,预计将与2022年大致持平。

中芯国际在财报中也表示,从宏观情况来看,全球经济增长乏力,局部地缘冲突带来的能源危机叠加货币波动等因素的影响,导致全球消费动力不足。

从集成电路产业情况来看,市场的供需紧张态势在2022年上半年逐步得到结构性缓解,并在2022年下半年急速进入去库存阶段。

结合当前宏观经济的走势和去库存的节奏,公司还未看到行业有复苏的迹象,由于这一次周期叠加多重复杂的外部因素,调整持续时间可能更长。

公司的发展在行业景气的时候离不开乘势而为,在行业困难的时候更离不开坚持和耐心,我们对于公司中长期的发展依然充满信心。

小结:

美国去年10月出台对华半导体出口限制政策,以及荷兰政府跟随美国新规对于ASML部分浸没式光刻机对华出口管制,在一定程度了造成了中国大陆市场对于ASML光刻机需求的下滑。

叠加头部存储及逻辑晶圆大厂纷纷大幅削减2023年资本支出,确实会对于ASML设备订单造成负面影响。但影响的幅度应该不会太大。

需要指出的是,由于ASML的设备交期相对较长,所以头部的晶圆大厂其实大都在去年就已经完成了对于今年所需的相关ASML设备的下单,因此,头部的晶圆制造大厂削减今年的资本支出,以及推迟扩产计划,实际上主要影响到的是ASML 2024年的订单。

自 芯智讯

]]>
semiwiki:截至2022年Q1 ASML已出货136个EUV系统 //www.otias-ub.com/archives/1455746.html Tue, 28 Jun 2022 11:23:12 +0000 //www.otias-ub.com/?p=1455746

据semiwiki日前的报道,截至 2022 年第一季度,ASML 已出货 136 个 EUV 系统,约曝光7000 万个晶圆已曝光(如下图)。台积电在早前的技术大会上则表示,在全球已经安装的EUV光刻机系统中,台积电拥有了其中的 55%。三星的实际控制人李在镕日前则拜访了荷兰总统,以寻找更多的EUV供应。

这再次说明,生产先进芯片必不可少的EUV成为了全球关注的目标。在日前的一些报道中,我们也看到了EUV光刻机的一些路线图更新。

0.33NA EUV的新进展

报道中表示, 0.33 NA的 EUV 系统是当今前沿光刻的主力生产系统。先进的逻辑和 DRAM都在使用0.33 NA 的系统大批量生产。下图说明了逻辑和 DRAM(条)的EUV层数和每年使用EUV曝光的晶圆(面积)。

据ASML公司的Mike Lercel介绍 ,以典型的5nm工艺为例,2021 年的逻辑值是 10 层以上 EUV 层,到2023 年的3nm将会有20层的EUV层,而DRAM 目前的EUV层使用量约为 5 层。

Mike Lercel还谈到了未来 DRAM 曝光的展望,他指出,不就之后DRAM上有大约会有 8 个关键层,最终其中一些层可能需要多重图案化,使每个晶圆的 EUV 曝光达到 10 层。

从报道中可以看到,新型号的EUV光刻机系统 NXE:3600D将能达到93%的可用性,这将让其进一步接近DUV光刻机(95%的可用性)。

数据显示,NXE:3600D 系统每小时可生产 160 个晶圆 (wph),速度为 30mJ/cm?,这比 NXE:3400C 高 18%。二正在开发的 NXE:3800E系统最初将以 30mJ/cm?的速度提供大过195wph的产能,并在吞吐量升级后达到220wph。

据介绍,NXE:3600E 将在像差、重叠和吞吐量方面进行渐进式光学改进。

从semiwi的报道中我们可以看到,在0.33 NA的EUV光刻机领域,ASML 路线图包括到 2025 年左右推出吞吐量约为220wph 的 NXE:4000F。按照EUV 执行副总裁Christophe Fouquet在参加高盛虚拟峰会的时候的说法,公司之所以把新设备称它为 F,因为ASML也希望通过该设备能显著提高生产力,这主要归功于公司希望在该系统的功率上能够更进一步。

至于产能的增加幅度,Christophe Fouquet表示,这可能会达到10%到20%,但他们依然还没有最终确定。不过ASML目前计划在 2025 年左右交付第一个NXE:4000F系统。

semiwiki在文章中表示,对于 0.33 NA 系统,ASML 正致力于通过增加吞吐量和降低总能量来减少每次曝光所需的功耗,而双重图案甚至也将成为0.33NA光刻机需要发力的一个方面。

如在之前的报道中指出,在发力0.33 NA光刻机的时候,ASML也在加快0.55 NA光刻机的进度。而继英特尔表示将在2025年使用上High-NA光刻机之后,台积电在日前也将High-NA光刻机的应用时间放在2024年。这无疑是大大提升了先进EUV光刻机的应用时间。

因为从相关资料可以看到, 0.33 NA的常规 EUV 光刻机从原型机出货(2010 年)到量产机出货(2019 年)用了大约10 年时间。如果相关报道属实,那就意味着 0.55 NA 的high NA EUV 光刻机从原型机出货(2023年)到量产机出货(2026 年)只需要短短的三年。

0.55 NA EUV光刻机的目标

关于为什么要提升EUV光刻机的NA,这在很多文章中也都谈过。

归根到底,高数值孔径 EUV 系统的好处可以用一个词来概括——分辨率。因为根据瑞利公式,将孔径从0.33增加到 0.55,可以成比例地提高可实现的临界尺寸——从0.33 NA 系统的 13nm提升到0.55 NA EUV 可能低至 8nm。

在上个月举办的 SPIE 会议上,ASML 和蔡司报告说,虽然开发正在按计划进行,但预计要到 2023 年才能安装第一个0.55 NA EUV系统。如图所示,ASML 的路线图将第一个High NA 系统 (EXE:5000) 安装在 ASML 工厂的实验室中,并于 2023 年与 Imec 联合运行,以进行初步评估。

EXE:5000 系统应在 2024 年交付给客户,生产型 EXE:5200 系统应在 2025 年左右交付给客户用于生产使用,

在semiwiki的文章里他们谈到,High-NA 的光学器件比 0.33 NA 的要大得多,需要独特的设计方法。0.55 NA 系统将具有一个变形镜头系统,在一个方向上具有 4 倍的缩小率(与 0.33 NA 相同),在正交方向上具有 8 倍的缩小率。由于reticle的尺寸和 8 倍的缩小,可打印区域尺寸在扫描方向上减半至 16.5nm。

为了更快地推动High NA EUV光刻机落地,ASML正在和很多研究机构和企业携手,如imec就是他们一个很重要的合作火棒。

imec执行长Luc Van den hove表示,imec与ASML合作开发High-NA技术,ASML现在正在发展首台0.55 High-NA EUV微影扫描设备EXE:5000系统的原型机。他指出,与现有的EUV系统相比,High-NA EUV微影设备预计将能在减少曝光显影次数的情况下,实现2奈米以下逻辑芯片的关键特征图案化。

而为了建立首台High-NA EUV原型系统,imec持续提升当前0.33 NA EUV微影技术的投影解析度,借此预测光刻胶涂布薄化后的成像表现,以实现微缩化线宽、导线间距与接点的精密图案转移。

同时,imec携手材料供应商一同展示新兴光刻胶与涂底材料的测试结果,在High-NA制程中成功达到优异的成像品质。同时也提出新制程专用的显影与蚀刻解决方案,以减少微影图案的缺陷与随机损坏。

从这个描述中我们可以看到,对于0.55 NA的光刻机,需要更新的不但是其光刻机系统。同时还需要在光掩模、光刻胶叠层和图案转移工艺等方面齐头并进,才能让新设备应用成为可能。

生态系统全力以赴

在晶圆厂中,芯片制造商需要利用光刻机和其他设备来生产芯片。使用在设计阶段生成的文件格式,光掩模设施创建掩模。掩模是给定芯片设计的主模板,最终被运送到晶圆厂。从那里,晶圆被插入到涂层机/显影系统中。该系统将一种称为光刻胶的光敏材料倒在晶圆上。

然后,将掩模和硅片插入光刻扫描仪中。在操作中,扫描仪产生光,光通过一组投影光学器件和系统中的掩模传输。光照射光刻胶,在硅片上形成图案。

从过往从DUV到EUV升级一样,来到High-NA EUV上也需要新的光掩模类型。因为在更高的孔径下,光子以更浅的角度撞击掩模,相对于图案尺寸投射更长的阴影。“黑暗”、完全被遮挡的区域和“明亮”、完全曝光的区域之间的边界变为灰色,从而降低了图像对比度。

据Semiengineering报道,有几个选项可用于降低有效吸收器(effective absorber)高度,从而降低 3D 掩模效果的影响。第一个也是最简单的方法是减小吸收材料的厚度。

Imec 高级图案化项目总监 Kurt Ronse 在接受Semiengineering时表示,由High NA EUV 图案化的第一层可能具有相对宽松的尺寸,约为 28nm。简单地降低吸收器高度应该提供足够的对比度。

然而,随着功能不断缩小,制造商将需要重新考虑吸收材料。Erdmann 指出,目前使用的钽基吸收体(tantalum-based absorber)的光学特性相对较差。降低吸收体的折射率将改善剂量-尺寸特性,在恒定曝光剂量下实现更小的特征。

同时,增加消光系数会减少三维效应。

然而,n和k不是掩模制造商可以简单地在工艺刻度盘上设置的独立参数,它们是材料属性,因此彼此相关,并与吸收器的其他特性相关。为了采用新材料,掩模制造商必须能够蚀刻它并修复缺陷。

目前用于钽吸收体的反应性离子蚀刻是一些候选材料的一种选择,但新的吸收体仍可能需要新的蚀刻工艺和新的化学物质。“因为接触层和金属层有不同的要求,他们可能也需要不同的吸收体。”Ronse说。

按照他所说,在这方面还没有出现共识选择,然而为了继续进行工艺开发,掩模制造商也需要行业的额外指导。

Semiengineering进一步指出,光在穿过光掩模的吸收器图案后,EUV 光子遇到硅片及其光刻胶层( photoresist blanket)。减小的焦深使得同时保持光刻胶叠层的顶部和硅片平面聚焦变得更加困难。

如果焦点错误使相邻特征靠得太近,则间隙无法清除并出现桥接缺陷。如果特征之间的空间太大,则所得到的光刻胶特征太薄并在其自身重量下塌陷。

因此降低光刻胶的厚度既可以提高焦点,又可以降低图案崩塌的风险。但与此同时,也会带来额外的挑战。如在报道中披露,一种有希望的替代品是金属氧化物光刻胶。

据报道,这种光刻胶使用入射光子来分解氧化锡纳米团簇( tin-oxide nanoclusters)。氧化物簇(oxide clusters )可溶于显影剂中,而金属锡则不溶这些是负性光刻胶。曝光使材料不溶。

金属氧化物本质上更耐蚀刻并吸收更多的 EUV 光子,从而使它们能够以更薄的层实现可比的结果。但不幸的是,接触孔,可能是高数值孔径 EUV 曝光的第一个应用,然而它需要正的光刻胶。

此外,其他与 EUV 相关技术也在研究中,例如 pellicles。这是一个用于覆盖掩膜,防止颗粒落在其上的产品。

相关报道指出,ASML 开发了新的 EUV pellicles。同时,Imec 的碳纳米管pellicles在 ASML 的 EUV 扫描仪上的透射率达到了 97.7%。单壁和多壁pellicles都是有前途的。

按照Imec 技术人员的主要成员 Emily Gallagher 所说:“这两种类型都表现良好,在 CD 均匀性、LWR 和耀斑方面,与无pellicle参考相比,成像差异极小。根据测量的这些pellicle的 EUV 吸收率在 95.3% 到 97.7% 之间,预计剂量会略有增加。”

写在最后

在生态系统的共同努力下,ASML正在努力土推动High-NA光刻机成为可能。与此同时,他们还在加大EUV光刻机的产能提升,并与产业一起,推动这些先进的技术面向更多的应用。

根据ASML 在一季度财务会议上披露的数据,公司的目标是在 2022 年出货 55 台 EUV系统,并到 2025 年实现(最多)90 台工具的计划。ASML 同时还承认, 90 台可能超过 2025 年的实际需求,不过他们将其描述为为满足2030 年 1 万亿美元半导体行业需求所做出的巨大努力。

Christophe Fouquet在高盛的会议上则强调,High NA EUV光刻机将首先在逻辑芯片上应用,随后,DRAM乃至3D DRAM也会是High NA EUV光刻机关注的方向。

自 半导体行业观察

]]>
ETnews:ASML将2025年韩国的销售额目标扩至147.5亿欧元 //www.otias-ub.com/archives/1392651.html Tue, 22 Feb 2022 06:44:38 +0000 //www.otias-ub.com/?p=1392651

2月21日,据韩国科技媒体ETnews报道,ASML 将其2025 年在韩国的极紫外 (EUV) 光刻机销售目标提高到 20 万亿韩元(约合147.5亿欧元)。这个数字是去年的两倍多。这主要得益于三星电子和SK海力士的投资大幅增加。

报道称,ASML 去年的总销售额为 186 亿欧元(约合 25.22 万亿韩元)。其中,韩国地区的销售额为62.23亿欧元(约合8.43万亿韩元),中国台湾地区销售额为72.23亿欧元(约合9.93万亿韩元),分别比上年增长50%和55%。

与 2021 年相比,ASML 预计 2025 年韩国销售额的比例将增加一倍以上。考虑到每年两位数的增长率,很有可能达到20万亿韩元。截至去年,ASML 已售出 42 台 EUV 光刻机设备,其中三星电子和台积电采购的 EUV 设备最多。

报道称,预计三星电子今年将引进10 余台 EUV 光刻机,以加强其先进的代工工艺。此外,SK海力士计划截至2025年签署价值4.75万亿韩元(约合35亿欧元)的EUV光刻机引进合同。

自 集微网

]]>